DOI QR코드

DOI QR Code

A Study on the Design of FFT Processor for UWB Ultrafast Wireless Communication Systems

UWB 초고속 무선통신 시스템을 위한 FFT 프로세서 설계에 관한 연구

  • 이상일 (국립목포대학교 정보공학부 정보전자공학) ;
  • 천영일 ((주) 한국정보공학)
  • Published : 2008.12.30

Abstract

We design and synthesize a 128-point FFT processor for multi-band OFDM, which can be applied to a UWB transceiver. The structure of a 128-point FFT processor is based on a Radix-2 FFT algorithm and a R2SDF pipeline architecture. The algorithm is efficiently modeled in VHDL and the result is simulated using Modelsim. Finally, they are synthesized on Xilinx Vertex-II FPGA, and an operational frequency of 18.7MHz has been obtained. It is expected that the proposed 128-point FFT processor can be applied to an entire FFT block as one of parallel processed FFTs. In order to obtain the enhanced maximum frequency of operation, we design the FFT module consisting of four 128-point FFT processors for parallel process. As a result, we achieve the performance requirement of computing the FFT module in multi-band OFDM symbol timing in 90nm ASIC process.

UWB 초고속 무선통신 시스템을 위한 MB-OFDM용 128-포인트 FFT 프로세서를 설계하였다. 128-포인트 FFT 프로세서는 Radix-2 FFT 알고리듬과 R2SDF 파이프라인 구조에 기초하고 있으며, VHDL을 이용하여 구현되었다. 그 결과는 Modelsim을 이용하여 검증되었으며, Xilinx Vertex-II FPGA를 이용하여 합성된 결과 18.7MHz의 동작주파수를 얻을 수 있었다. 제안된 128-포인트 FFT 프로세서는 병렬처리 되는 FFT 프로세서의 한 블록으로 이용될 수 있으며, 이를 이용하여 고속의 병렬처리 FFT 모듈이 구현될 수 있게 된다. 따라서 본 논문은 4개의 128-포인트 FFT 프로세서를 병렬로 연결하여 4배의 동작주파수를 얻을 수 있었으며, 결과적으로 MB-OFDM에서 요구되는 동작주파수 이상의 성능을 얻게 되었다.

Keywords

References

  1. R. S. Sherratt, O. Cadenas and S. Makino, "An efficient low power FFT implementation for multiband full-rate ultra-wideband(UWB) receivers," Consumer Electronics, June 2005, pp. 209-214
  2. A. Batra, J. Balakrishnan, and A. Dabak, "Multi-band OFDM: A new approach for UWB," Circuits and Systems, vol. 5, May 2004, pp. 23-26
  3. J. W. Cooley and J. W. Tukey, "An algorithm for the machine calculation of complex Fourier series," Math. Comput., vol. 5, no. 5, 1965, pp. 87-109
  4. Shousheng He and M. Torkelson, "Design and implementation of a 1024-point pipeline FFT processor," IEEE Custom Integrated Circuits Conference, 1998, pp. 131-134
  5. E. H. Wold and A. M. Despain, "Pipeline and parallel pipeline FFT processors for VLSI implementation," IEEE Trans. Comput., vol. C-33(5), 1984, pp. 414-426 https://doi.org/10.1109/TC.1984.1676458
  6. S. Wesinsten and P. Ebert, "Data transmission by frequency division multiplexing using the discrete Fourier transform," IEEE Trans. Comm. Technology, vol. Com-19, no. 15, 1971, pp. 628-634
  7. Huggett. C, Maharatna. K & Paul. K, "On the Implementation of 128-Pt FFT/IFFT for High- Performance WPAN," IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS, Vol. 6, May 2005, pp. 5513-5516
  8. 김재석, 조용수, 조중휘, 이동통신용 모뎀의 VLSI 설계, 대영사, 2001, pp. 322-329