A Study on the Design and Fabrication of Phase Locked Dielectric Resonance Oscillator

위상고정 유전체 공진형 발진기의 설계 및 제작에 관한 연구

  • Seo Gon (Division of Marine Electronic & comm. Eng National Mokpo Maritime University) ;
  • Park hang-Hyun (Dept. of Electronics Eng, Dongguk Univ.) ;
  • Kim Jang-Gu (Division of Marine Electronic & comm. Eng National Mokpo Maritime University) ;
  • Choi Byung-Ha (Division of Marine Electronic & comm. Eng National Mokpo Maritime University)
  • 서곤 (국립 목포해양대학교 대학원) ;
  • 박창현 (동국대학교 대학원 전자공학과) ;
  • 김장구 (국립 목포해양대학교 대학원) ;
  • 최병하 (국립 목포해양대학교 대학원)
  • Published : 2005.03.01

Abstract

In this papers, we first, therefore, designed VCO(voltage controlled oscillator) that is composed of the dielectric resonator and the varactor diode, and then designed and fabricated PLDRO(phase locked dielectric resonator oscillator) that is combined with the sampling phase detector and loop filter. The measured results of the fabricated PLDRO at 12.05 [GHz] show the output power is 13.54 [dBm], frequency tuning range approximately +/- 7.5 [MHz], and Power variation over the tuning range less than 0.2 [dB], respectively. The phase noise which effects on bits error rate in digital communication is obtained with -114.5 [dBc/Hz] at 100 [KHz] offset from carrier, and The second harmonic suppression is less than -41.49 [dBc]. These measured results are found to be more improved than those of VCO without adopting PLL, and the phase noise and power variation performance characteristics show the better performances than those of conventional PLL.

본 논문에서는 부성저항 특성을 갖는 발진기 이론을 적용하여 직렬 궤환형 유전체 공진 발진기를 구성하고 바랙터 다이오드를 삽입하여 전압 제어 유전체 공진 발진기를 제작한 후, 샘플링 위상비교기와 루프 필터를 결합한 PLL방식을 도입하여 고안정 주파수 발생기인 위상고정 유전체 공진형 발진기를 설계 및 제작하였다. 설계 제작한 PLDRO는 주파수 12.05 GHz에서 13.54 dBm의 출력 전력을 얻었으며, 이때의 주파수 가변 동조 범위는 중심 주파수에서 약 ${\pm}7.5\;MHz$ 이며, 전력 평탄도는 0.2 dBm으로서 매우 우수한 선형 특성 결과를 얻었다. 또한 데이터 전송시 오율특성에 상당한 영향을 미치는 위상 잡음은 carrier로부터 100 KHz 떨어진 offset 지점에서 14.5 dBc/Hz을 얻었다. 고조파 특성은 2 차 고조파에서 -41.49 dBc 이하의 특성을 나타내었다. 이러한 특성은 위상고정을 하기 전의 전압 제어 발진기보다 더욱 향상된 특성을 보였으며, 종전의 PLDRO보다 위상 잡음과 전력 평탄도면에서 개선시킬 수가 있었다.

Keywords

References

  1. Inder Bahl and Parakash Bharia, Microwave Solid State Circuit Design, John Willey & Son, New York, 1988
  2. Gamma Microwave Inc., 'Ruggedized Phase-Locked Oscillator for military Application' Microwave Journal, pp. 197-199, June, 1988
  3. Gamma Microwave Inc., '18 to 23GHz Phase Locked Oscillator',Microwave Journal, pp. 182-183, June, 1988
  4. Aps Khanna and Y. Garault, 'Determination of Looded, Unlooded, and External Quality Factors qf a Dielectric Resonator Coupled to a Microstrip Line', IEEE MTT-31, No 3, March, 1983
  5. G. Gonzalez, 'Microwave Transistor Amplifiers Analysis and Design' Prentice-Hall Inc., 1997
  6. Eric Holzman, 'Solid State Microwave Power Oscillator Design' Artech House. 1992
  7. 주한기, 장동필, '20GHz 고정국용 위상고정 VCDRO' 한국전자파학회논문지, 10권, 6호, pp. 816-824, 1999년, 10월
  8. 성혁제, 손병문, 최근석, '위상고정 회로를 이용한 X-band DRO 설계 및 제작에 관한 연구', 한국전자파학회논문지, 11권, 5호, pp. 715-722, 2000년, 8월