Design of Composite Transistors with an Improved Operating Region

개선된 동작영역을 갖는 복합 트랜지스터 설계

  • 이근호 (전주대학교 정보기술컴퓨터공학부) ;
  • 유영규 (전북대학교 전자공학부 회로및시스템연구실)
  • Published : 2003.03.01

Abstract

In this paper, we propose two CMOS composite transistors with an improved operating region by reducing the threshold voltage. The proposed composite transistorⅠand transistor Ⅱ employ a P-type folded composite transistor and a composite diode in order to decrease the threshold voltage, respectively. The limitation of the operating region of these transistors by current source is described. All circuits are simulated by Hsipice using 0.25㎛ n-well process with 2.5V supply voltage.

본 논문에서는 문턱 전압의 감소에 의해 넓은 동작 영역을 갖는 새로운 구조의 트랜지스터를 제안하였다. 문턱 전압을 감소시키기 위해 제안된 복합 트랜지스터Ⅰ은 P형 폴디드(P-type folded) 복합 트랜지스터를 이용하였고, 복합 트랜지스터Ⅱ는 제너 다이오드를 이용하였다. 제안된 트랜지스터가 전류원에 의해 동작 영역이 제한되는 현상을 고찰하여 검증하였으며, 제안된 회로들은 0.25㎛ CMOS n-well 공정 파라미터를 이용하여 2.5V 공급 전압하에서 Hspice 시뮬레이션을 통해 그 특성을 검증하였다.

Keywords

References

  1. R. Batruni, P. Lemaitre, and T. Fensch, 'Mixed DigitaI/AnaIog Signal Processina for a SingIe-Chip 2B1Q U-lnterface Transceiver,' IEEE J. SoIid-State Circuits. vol. SC-26, pp. 1414-1425, Dec. 1990
  2. J. Y. Michel, 'High-Performance Analoa Cells in Mixed-SignaI VLSI : Problems and Practical Solutions,' Analog Integrated Circuits and Signal Processing, vol. 171-182, Nov. 1991
  3. 이제일, 황대환, 소운섭, 김진태,'ISDN 시스템 통합 칩 설계 및 구현,' 한국통신학회논문지, vol. 26, no. 12C, pp. 273-279, 2001
  4. V. I. Prodanov, and M. M. Green, 'Design Techniques and Paradigms Toward Design of Low-VoItage CMOS Analog Circuits,' Proc. IEEE Int. Symp. on Circuits and Systems, pp. 129-132. 1997
  5. E. Seevinck and R. F. Wassenaar, 'A Versatile CMOS linear transcon ductor/square-law function circuit,' IEEE J. SoIid-State Circuits, vol. SC-22, no. 3, pp. 336-377, June, 1987
  6. Frequency Wide Range CMOS Analog Multiplier,' Electronics Lett., vol. 28, no. 24, 1992
  7. L. A. R. Jr., and W. B. de Moraes, 'A Geometrv Independent CMOS Trans-condutor: New Method Linearization and AC Analysis,' Proc. 20th lnt. Conference on Microe lectronics, pp. 491-496, 1995
  8. A. Hyogo, C. Hwang, M. Ismail, and K. Sekin, 'LV/LP CMOS square-law circuits,' Proc. IEEE Midest Symp. on Circuits and Systems, pp. 1181-1184, 1998