DOI QR코드

DOI QR Code

Multiple-valued FFT processor design using current mode CMOS

전류 모드 CMOS를 이용한 다치 FFT 연산기 설계

  • 송홍복 (동의대학교 전기·전자·정보통신·메카트로닉스공학부) ;
  • 서명웅 (동의대학교 전기·전자·정보통신·메카트로닉스공학부)
  • Published : 2002.04.01

Abstract

In this study, Multi-Values Logic processor was designed using the basic circuit of the electric current mode CMOS. First of all, binary FFT(Fast courier Transform) was extended and high-speed Multi-Valued Logic processor was constructed using a multi valued logic circuit. Compared with the existing two-valued FFT, the FFT operation can reduce the number of transistors significantly and show the simplicity of the circuit. Moreover, for the construction of amount was used inside the FFT circuit with the set of redundant numbers like {0, 1, 2, 3}. As a result, the defects in lines were reduced and it turned out to be effective in the aspect of normality an regularity when it was used designing VLSI(Very Large Scale Integration). To multiply FFT, the time and size of the operation was used toed as LUT(Lood Up Table).

본 논문에서는 전류모드 CMOS의 기본회로를 이용해 다치 논리(Multiple Valued Logic) 연산기를 설계하고자 한다. 우선, 2진(binary)FFT(Fast courier Transform)를 확장해 다치 논리회로를 이용해서 고속 다치 FFT 연산기를 구현하였다. 다치논리회로를 이용해서 구현한 FFT연산은 기존의 2치 FFT과 비교를 해 본 결과 트랜지스터의 수를 상당히 줄일 수 있으며 회로의 간단함을 알 수가 있었다. 또한, 캐리 전파 없는 가산기론 구현하기 위해서 {0, 1, 2, 3}의 불필요한(redundant) 숫자 집합을 이용한 양의 수 표현을 FFT회로에 내부적으로 이용하여 결선의 감소와 VLSI 설계시 정규성과 규clr성으로 효과적이다. FFT 승산을 위해서는 승산기의 연산시간과 면적을 다치 LUT(Look Up Table)로 이용해 승산의 역할을 하였다. 마지막으로 이진시스템(binary system)과의 호환을 위해 다치 하이브리드형 FFT 프로세서를 제시하여 2진 4치 부호기와 4치 2진 복호기 및 전류모드 CMOS회로를 사용하여 상호 호환성을 갖도록 설계를 하였다.

Keywords

References

  1. IEEE Computer v.37 no.4 Multiple-Valued logic: a tutorial and appreciation K. C. Smith https://doi.org/10.1109/2.48
  2. IEEE Trans. Comput v.C-30 no.9 The Prospects for Multivalued Logic: A Technology and Applications View K. C. Smith https://doi.org/10.1109/TC.1981.1675860
  3. Multiple-Valued Digital Processing System Higuchi;M. Kameyama
  4. IEEE J. Solid-state Circuits v.SC-22 no.1 Design and Implementation of quaternary NMOS integrated circuits for piplined image processing M. Kameyama;T.Hanyu,;T. Higuchi https://doi.org/10.1109/JSSC.1987.1052666
  5. IRE Trans. Electron. Comput. v.EC-10 Signed digit number repersentation for fast parallel arithmetic A. Avizienis https://doi.org/10.1109/TEC.1961.5219227
  6. IEEE Trans. on Circuits and System I v.40 CMOS Multiple-Valued logic design - Part I: Circuit implementation A. K. Jain;R. J. Bolton https://doi.org/10.1109/81.242320
  7. IRE Trans. Elect Computer. v.EC-10 Signed-digit number representation for fast parallel arithmetic A. Avizienis https://doi.org/10.1109/TEC.1961.5219227
  8. proc. int 28th Symp MVL Look-Up Table for Multiple-Valued, Combinational logic Ali Sheikholeslami;Ryuji Yoshimura;P. Glennn Gulak https://doi.org/10.1109/ISMVL.1998.679468
  9. Digital Image Processing(Third Edition) Bernd Jahne

Cited by

  1. Combining learning and assessment in assessment‐based gaming environments vol.6, pp.3, 2009, https://doi.org/10.1108/17415650911005384