Design of a Time-to-Digital Converter without Delay Time

지연시간 없는 시간-디지털 신호 변환기의 설계

  • 최진호 (부산 외국어대학교 컴퓨터·전자공학부)
  • Published : 2001.05.01

Abstract

A new time-to-digital converter is proposed which is based on a capacitor and a counter. The conventional time-to-digital converter requires rather longer processing time than the input time interval to obtain an accurate digital output. The resolution of the converted digital output is constant independent on the input time interval. However this study proposes the circuit in which the converted digital output can be obtained without delay time, and both the input time interval and the resolution can be easily improved through controlling passive device parameters.

본 논문에서는 카운터와 커패시터를 사용하여 시간 정보로부터 디지털 출력 값을 얻을 수 있는 새로운 시간-디지털 변환기를 제안하였다. 기존의 시간-디지털 변환회로의 경우 디지털 출력 값을 얻기 위해서는 입력 신호가 인가된 후 입력 시간보다 더 긴 공정시간이 필요하였다. 또한 입력 신호의 시간 간격에 무관하게 카운터의 클럭 주파수가 일정하여 변환된 디지털 값의 분해도는 항상 일정하였다. 그러나 본 논문에서 제안한 시간-디지털 변환 회로는 입력 신호가 인가됨과 동시에 지연시간 없이 디지털 출력 신호를 얻을 수 있으며, 또한 수동소자의 값을 변화시킴으로서 원하는 입력 시간 영역과 분해도를 쉽게 구현할 수 있다.

Keywords

References

  1. Elvi Raisanen-Ruotsalainen, Timo Rahkonen and Juha Kostamovaara, 'A low-power CMOS time-to-digital converter,' IEEE Journal of Solid-State Circuits, vol. 30, no. 9, pp. 984-990, September 1995 https://doi.org/10.1109/4.406397
  2. A.Baschirotto, G. Boella, R. Castello, G. Frattini, G. Pessina and P.G. Rancoitat, '3ns resolution CMOS low-power time-to-voltage converter,' Electronics Letter, vol. 34, no. 7, pp. 614 -615, April 1998 https://doi.org/10.1049/el:19980437
  3. Poki Chen, Shen-Iuan Liu and Jingshown Wu, 'Highly accurate cyclic CMOS time-to-digital converter with extremely low power consumption,' Electronics Letter, vol. 33, no. 10, pp. 858-860, May 1997 https://doi.org/10.1049/el:19970594
  4. Jin-Ho Choi, 'Temperature stable voltage-to-frequency converter using BiCMOS,' IEICE Transactions on Electronics, vol E83-C, no. 10, pp. 1687-1689, October 2000