A Design of Running Disparity error detection circuit for Gigabit Ethernet 8B/10B Line coding

기가비트 이더넷 8B/10B 선로부호의 Running Disparity 에러 검출 회로 설계

  • 이승수 (한국전자통신연구원 국가보안기술연구소 정보보증연구부) ;
  • 송상섭 (전북대학교 전자공학과 부호연구실)
  • Published : 2001.10.01

Abstract

8B/10B 선로부호를 채택한 기가비트 이더넷 PCS 수신측에서는 동기부의 바이트 동기획득과 수신부의 디코딩을 위해 Running Disparity(RD) 에러인 데이터열을 검출해야 한다. 기존의 RD 에러 검출 방법은 직렬 입력 비트에서 RD 에러를 검출하였으나 제안하는 RD 에러 검출 방법은 125MHz 속도의 10비트 데이터열을 받아 4비트열과 6비트열로 나누어 바이트 클럭에 따라 RD를 계산하고 계산된 이전의 RD값과 현재의 RD값을 비교하며 RD 위반 에러 데이터를 검출한다. 이는 기존의 RD 에러 검출 방법이 비트 클럭과 니블 클럭에 따라 RD 에러를 검출하기 때문에 야기되는 초고속 처리에 대한 한계를 해결한 것이며 기가비트 이더넷에 적합한 새로운 RD 에러 검출 방법이다.

Keywords