Decomposed Bus-Invert Coding Technique for Low Power

저전력을 위한 버스-인버트 코딩 분할 기법

  • Hong, Seong-Baek (Dept. of Computer Science, Korea Advanced Institute of Science and Technology) ;
  • Kim, Tae-Hwan (Dept. of Computer Science, Korea Advanced Institute of Science and Technology)
  • 홍성백 (한국과학기술원 전산학과) ;
  • 김태환 (한국과학기술원 전산학과)
  • Published : 2001.02.01

Abstract

이 논문에서는 우리는 버스에서의 연속된 데이터 전송 시 발생하는 데이터 값의 천이를 줄이는 새로운 버스-인버트 코딩에 적용 된 것과는 달리, 우리의 기법은 다양한 버스 분할을 시도하여, 각 분할에 독립적으로 버스-인버트 코딩을 적용하여 전체의 데이터 값 천이를 최소화하고자 한다. 실제 회로를 통한 실험에서 기존의 버스-인버트 코딩과 비교하여 우리의 제안한 기법은 데이터 값의 천이를 전체적으로 10%-50% 수준으로 줄일 수 있음을 보여 준다.

Keywords

References

  1. A. P. Chandrakasan and R. W. Broderson, Low Power Digital CMOS Design, Kulwer Academic Publishers, 1995
  2. M. R. Stan and W. P. Burleson, 'Bus-invert coding for low-power I/O,' IEEE Transactions on VLSI Systems, vol. 3, no. 1, pp.49-58, 1995 https://doi.org/10.1109/92.365453
  3. D. Liu and C. Svensson, 'Power consumption estimation in CMOS VLSI chips.' IEEE Journal of Solid State Circuits, Vol. 29, No. 6, pp. 663-670, 1994 https://doi.org/10.1109/4.293111
  4. C. L. Su, C. Y. Tsui, and A. M. Despain, Saving power in the control path of embedded processors,' IEEE Design and Test of Computer, vol 11, no. 4, pp. 24-30, 1994 https://doi.org/10.1109/54.329448
  5. L. Benni, G. De Micheli, E. Macii, D. Scivto, and C. Silvano, 'Asymptotic zero-transition activity encoding for address busses in low-power microprocessor-based systems,' Proceedings of Grate Lakes Symposium on VLSI, pp.77-82, 1997 https://doi.org/10.1109/GLSV.1997.580414
  6. L. Benni, G. De Micheli, E. Macii, M. Poncino, and S. Quer, 'System-level power optimization of special purpose applications, the beach solution,' Proceedings of the International Symposium on Low Power Electronics and Design, pp.24-29, 1997
  7. Y. Shin, S. Chae and K. Choi, 'Reduction of bus transitions with partial bus-invert coding,' IEEE Electronics Letters, vol. 34, no. 7, pp.642-643, 1998 https://doi.org/10.1049/el:19980424
  8. P. R. Panda and N.D. Dutt, '1995 high level synthesis design repository,' Proceedings of International Symposium on System Synthesis, 1995 https://doi.org/10.1145/224486.224537
  9. M. R. Stan and W. P. Burleson, 'Limited Weight Codes for Low Power I/O,' International Workshop on Low Power Design, pp.209-214, 1994
  10. LSI Logic Inc., G10-p Cell-Based ASIC Products Databook, 1996
  11. Synopsys Inc., DesignWare Components Databook, 1996