Design of a time-to-digital converter without delay time

지연 시간 없는 시간-디지털 신호 변환기의 설계

  • Published : 2001.05.01

Abstract

본 논문에서는 카운터와 커패시터를 사용하여 시간 정보로부터 디지털 출력 값을 얻을 수 있는 새로운 시간-디지털 변환기를 제안하였다. 기존의 시간-디지털 변환회로의 경우 디지털 출력 값을 얻기 위해서는 입력 신호가 인가된 후 입력 시간보다 더 긴 공정시간이 필요하였다. 또한 입력 신호의 시간 간격에 무관하게 카운터의 클럭 주파수가 일정하여 변환된 디지털 값의 분해도는 항상 일정하였다. 그러나 본 논문에서 제안한 시간-디지털 변환 회로는 입력 신호가 인가됨과 동시에 지연시간 없이 디지털 출력 신호를 얻을 수 있으며, 또한 수동소자의 값을 변화시킴으로서 원하는 입력 시간 영역과 분해도를 쉽게 구현할 수 있다.

Keywords

References

  1. IEEE Journal of Solid-State Circuits v.30 no.9 A low-power CMOS time-to-digital converter Elvi Raisanen-Ruotsalainen;Timo Rahkonen;Juha Kostamovaara
  2. Electronics Letter v.34 no.7 3ns resolution CMOS low-power time-to-voltage converter A.Baschirotto;G.Boella;R.Castello;G.Frattini;G.Pessina;P.G.Rancoitat
  3. Electronics Letter v.33 no.10 Highly accurate cyclic CMOS time-to-digital converter with extremely low power consumption Poki Chen;Shen-Iuan Liu;Jingshown Wu
  4. IEICE Transactions on Electronics v.E83-C no.10 Temperature stable voltage-to-frequency converter using BiCMOS Jin-Ho Choi