A Block FIR Filtering Architecture for IF Digital Down Converter

IF 디지털 다운 컨버터의 블록 FIR 필터링 아키텍처

  • Jang, Young-Beom (Dept. of Information Electronics Engineering, Ewha Womans University)
  • 장영범 (이화여자대학교 정보통신학과)
  • Published : 2000.09.25

Abstract

In this paper, a block FIR(Finite Impulse Response) filtering architecture is proposed for IF digital down converter. Digital down converter consists of digital mixers. decimation filters and down samplers. In this proposed structure, it is shown that a efficient parallel decimation filter architecture can be produced by cancellation of inherent up sampling of the block filter and following down sampler Furthermore. it is shown that computational complexity of the proposed architecture is reduced by exploiting the block FIR structure and zero values of the digital mixers.

본 논문에서는, 고속의 필터링이 요구되는 IF 디지털 다운 컨버터를 위한 새로운 블록 FIR(Finite Impulse Response) 필터링 아키텍처를 제안한다 디지털 다운 컨버터는 디지털 믹서, 데시메이션 필터, 그 리고 다운 샘플러로 구성된다 본 논문이 제안하는 아키텍처는 블록 필터링의 병렬처리 구조를 이용하여 데시메이션 필터를 구성함으후서 블록 필터링 아키텍처에서 구조적으로 생겨나는 업 샘플링이 직렬로 연결되는 다운 샘플러와 상쇄되어 구조가 간략하게 되어짐을 보인다 이와 더불어 블록 FIR 구조를 이용하여 필터계수의 갯수가 블록의 크기의 역비례로 감소되어, 계산량이 그 만큼 감소되어짐을 보인다. 끝으로, 디지털 믹서의 0이 필터의 병렬입력을 0으로 만드는 것을 이용하여 아키텍처의 복잡도가 더욱 감소됨을 보이게된다.

Keywords

References

  1. 안승혁, 박인순, 최진규, 이용훈, '중간 주파수 디지털 신호처리,' 전자공학회지 제27권 제4호 72-82쪽, 2000년 4월
  2. M. Bellanger, G Bonnerot, and M. Coudreuse, 'Digital filtering by polyphase network Application to sample rate alteration and filter banks,' IEEE Trans Acoust , Speech, Signal Processing, vol. ASSP-24, pp. 109-114, Apr 1976 https://doi.org/10.1109/TASSP.1976.1162788
  3. S J Jou, S. Y Wu, and C. K. Wang, 'Low-power multirate architecture for IF digital frequency down converter,' IEEE Trans Circuits and Systems-Il Analog and Digital Signal Processing, vol 45, No 11, pp 1487-1494, Nov 1998 https://doi.org/10.1109/82.735360
  4. C S Burrus, 'Block Implementation of Digital Filters,' IEEE Trans Circuit Theory, vol. CT-18, No. 6, pp. 697-701, Nov 1971
  5. C. W. Barnes and S. Shinnaka, 'Block- Shift Invanance and Block Implementation of Discrete-Time Filters,' IEEE Trans, Circuits and Systems, vol CAS-27, No 8, pp 667-672, Aug. 1980 https://doi.org/10.1109/TCS.1980.1084878
  6. Y Jang and S. P. Kim, 'Block digital filter structures and their finite precision responses,' IEEE Trans. Circuits and Systems-Il Analog and Digital Signal Processing, vol. 43, No. 7, pp 495-500, July 1996 https://doi.org/10.1109/82.508426