Design of BIST Circuits for Test Algorithms Using VHDL

VHDL을 이용한 테스트 알고리즘의 BIST 회로 설계

  • 배성환 (한려대학교 정보통신학과) ;
  • 신상근 (전주기능대학 전기기술학과) ;
  • 김대익 (전북대학교 전기전자회로합성연구소) ;
  • 이창기 (서남대학교 전산정보학과) ;
  • 전병실 (전북대학교 전기전자제어공학부)
  • Published : 1999.01.01

Abstract

In this paper, we design circuits embedded in memory chip which perform memory testing algorithms using BIST scheme to reduce testing time and cost for testing. In order to implement circuits for MSCAN, Marching and checkerboard test algorithms, which have widely used in memory testing, we survey structure of the BIST circuits and describe each block of BIST circuits by using VHDL. Thereafter, We verify behavior of each VHDL coding block and extract BIST circuits for target testing algorithms by CAD tool for simulation and synthesis. Extracted circuits have very low area overhead.

본 논문에서는 회로의 테스트 시간과 비용을 절감할 수 있는 BIST(Built-In Self Test)기법을 이용하여 메모리 테스트 알고리즘을 칩내에서 수행하는 회로를 설계하였다. 메모리 테스트에 사용되는 MSCAN, Marching, Checkerboard알고리즘을 수행하는 회로를 구현하기 위해 BIST회로에서 요구되는 구조를 파악하고 VHDL을 이용하여 각 블록별로 기술하였다. 그리고 CAD tool을 이용하여 각 블록에 대한 동작을 검증하고 회로합성기로써 각 알고리즘에 대한 BIST 회로를 추출하였다. 추출된 회로는 전체 메모리에 대해 무시할 정도의 오버헤드를 갖는다.

Keywords

References

  1. Int'1 Conf.on Elect. Testing of memories with tolerable defects Y.You,
  2. 전자공학회지 v.22 no.12 메모리 테스트를 위한 BIST 기술 전병실 외
  3. IEEE Journal of Solid-State Circuits v.25 no.2 A Built-In Self Test Algorithm for Row/Column Pattern Sensitive Faults in RAM'S M.Franklin,;K.K.Saluja,;K.Kinoshita,
  4. IEEE Trans.Comput. v.SC-35 no.10 Built-in testing of memory using an on-chip compact testing scheme K.Kinoshita,;K.K.Saluja,
  5. IEEE Comput. Built-in Self-Testing of Random-Access Memories M.Franklin,;K.K.Saluja,
  6. Int' 1 Conf. on Elect. A Design of BIST circuit for Testing ULSI DRAM D.Kim,(et al.)
  7. Testing Semiconductor Memories : Theory and Practice A.J.Van de Goor,