지연된 n-탭 상승 에지 클럭을 이용한 위상 오차 검출기의 설계와 DP-PLL에의 적용

The design of phase error detector based on delayed n-tap rising edge clock:It's DP-PLL system application

  • 발행 : 1998.04.01

초록

본 연구에서 망동기 시스템의 동기 기준 클럭과 시스템 클럭간에 발생하는 위상 오차를 최소화하기 위한 새로운 위상 오차 검출방식이 제안되었고 이 방식을 디지털 처리 위상 동기 루프(digital processing phase locked loop:DP-PLL) 시스템에 적용하였다. 두 클럭간에 발생하는 위상 오차는 지연된 n-탭 상승 에지 클럭으로 구성한 위상 오차 검출기에 의해 위상 오차 변이 (PEV:Phase Error Variation)로 출력된다. 위상 오차 변이는 5ns해상도로 검출되며 검출된 위상 오차 변이는 알고리즘에 의해 최적의 D/A변환기 계수를 추적하면서 위상 동기를 유지한다. 실험결과 위상 검출기는 빠르고 정확한 위상 추적 특성을 갖고 있으며 루프제어 알고리즘은 우수한 지터 억압 특성을 나타내었다.

In this paper, a novel method of minimizing the phase error is proposed. A DP-PLL system using this method is implemented and its performacnce is investigated, too. The DP-PLL system detects the phase error between reference clock and locally generated system clock. The phase difference is then reported as a PEV(Phase Error Variation), which is propoced from the delayted n-tap rising dege clock circuit with 5ns resolution in the phase detector. The algorithm is used to track the optimal DAC coefficients, which are adjusted from sample to sample in such a way as to minimize the PEV. The proposed method is found to have remarkable good potential for fast and accurate phase error tracking characteristic. The algorithm shows good performance to supress the low frequency jitter.-ending points, we design new basis functions based on the Legendre polynomial and then transform the error signals with them. When applied to synthetic images such as circles, ellipses and etc., the proposed method provides, in overall, outstanding results in respect to the transform coding gain compared with DCT and DST. And in the case when applied to natural images, the proposed method gives better image quality over DCT and comparable results with DST.

키워드

참고문헌

  1. Synchronization Interface Standards for Digital Network ANSI T1.101-1987
  2. Rec G811 v.3 Timing Requirements at the Output of Reference Clocks and Network Nodes Suitable for Plesiochronous Operation of International Digital Links CCITT recommendation
  3. IEEE Proc. v.73 no.10 Network Synchronization W. C.Lindsey
  4. Simulation, & Applications PHASE-LOCKED LOOPS Dr. Roland E. Best(3ed.)
  5. B.S.T.J v.60 E.L.Reible, D.F.Winchell,No.4ESS ; Network Clock Synchronization R.Metz
  6. Review of the ECL v.27 no.9;10 Network Synchonization System M.Makino
  7. IEEE Trans. on Comm. v.COM-28 no.8 Synchronized Clock for DMS-100 Family E.A.Munter
  8. IEEE Trans. on COMM. v.COM-31 no.12 Intelligent PLL Using Digital Processing for Network Synchronization H.Fukinuki;I.Furukawa
  9. B.S.T.J v.45 Model for the organic synchronization of communications systems M.Karnaugh
  10. B.S.T.J v.54 Digital data system;Network Synchronization B.R.Saltzberg;H.M.Zydney
  11. 대한민국특허청 공개특허공보 88-12015 디지털 교환기의 망동기 장치에서의 위상검출회로 박권철;김옥희
  12. 전자공학회논문지 v.29 no.8 고주파수 동기장치용 DP-PLL의 설계를 위한 위상차 검출방식과 프로세스 알고리즘 여재홍;임인칠