Fabrication and characterization of silicon field emitter array with double gate dielectric

이중 게이트 절연막을 가지는 실리콘 전계방출 어레이 제작 및 특성

  • 이진호 (한국전자통신연구원 반도체연구단) ;
  • 강성원 (한국전자통신연구원 반도체연구단) ;
  • 송윤호 (한국전자통신연구원 반 도체연구단) ;
  • 박종문 (한국전자통신연구원 반도체연구단) ;
  • 조경의 (한국전자통신연구 원 반도체연구단) ;
  • 이상윤 (경북대학교 자연과학대학 물리학과) ;
  • 유형준 (한국전자통 신연구원 반도체연구단)
  • Published : 1997.05.01

Abstract

Silicon field emitter arrays (FEAs) have been fabricated by a novel method employing a two-step tip etch and a spin-on-glass (SOG) etch-back process using double layered thermal/tetraethylortho-silicate (TEOS) oxides as a gate dielectric. A partial etching was performed by coating a low viscous photo resist and $O_2$ plasma ashing on order to form the double layered gate dielectric. A small gate aperture with low gate leakage current was obtained by the novel process. The hight and the end radius of the fabricated emitter was about 1.1 $\mu\textrm{m}$ and less than 100$\AA$, respectively. The anode emission current from a 256 tips array was turned-on at a gate voltage of 40 V. Also, the gate current was less than 0.1% of the anode current.

본 연구에서는 2단계 실리콘 건식식각 공정과 게이트 절연막으로 열산화막과 tetraethylorthosilicate(TEOS) 산화막의 이중막을 사용하고, 스핀-온-그래스 (Spin-on-glass:SOG) 에치백(etch-back) 공정에 의하여 게이트를 제작하는 새로운 방법을 통하여 실리콘 전계방출소자를 제작하고 그 특성을 분석하였다. 게이트 절연막의 누설전류 를 감소시키면서 팁과 게이트의 간격을 줄이는 구조인 이중 게이트 절연막을 형성하기 위하 여 팁 첨예화 산화 공정후 낮은 점도의 감광막(photo resist)을 시료에 도포한 후, $O_2$ 플라 즈마 에싱(ashing)하는 공정을 채택하였다. 이러한 공정으로 제작된 에미터 팁의 높이와 팁 반경은 각각 1.1$\mu\textrm{m}$와 100$\AA$정도이었으며, 256개 팁 어레이에서 전계방출의 문턱전압은 40V 이하이었다. 60V의 게이트전압에서 23$\mu\textrm{A}$(즉, 90nA/팁)의 높은 아노드 전류를 얻을 수 있었 다. 이때, 게이트 전류는 아노드전류의 약0.1%이하였다. 개발된 공정기술로 게이트 개구도 크게 감소시켰을 뿐 아니라, 게이트 누설전류를 현저히 감소시켰다.

Keywords

References

  1. J. Appl. Phys. v.47 C. A. Spindt;I. Brodie;L. Humphrey;E. R. Westerberg
  2. J. Vac. Sci. Tech. v.B11 no.2 C. A. Spindt;C. E. Holland;A. Rosengreen;I. Brodie
  3. Proceedings of the 8th International Vacuum Microelectronics Conference H. F. Gray;J. L. Shaw;D. Temple
  4. Proceedings of the 7th International Vacuum Microelectronics Conference H. S. Uh;J. D. Lee;N. S. Park
  5. J. Vac. Sci. Tech v.B11 no.2 H. H. Busta;B. J. Zimmerman;J.E. Pogenmiller;M. C. Tringides;C. A. Spindt
  6. J. Vac. Sci. Tech v.B12 no.2 J. E. Pogemiller;H. H. Busta;B. J. Zimmerman
  7. Proceedings of the 3rd ASID J. H. Lee;S. W. Kang;M. Park;S. G. Kim;H. T. Lee;K. I. Cho;H. J. Yoo
  8. Proceedings of the 8th International Vacuum Microelectronics Conference M.G. Ancona