A Fundamental Study on the Receiver Front-End of Satellite Communication

MMIC를 위한 위성통신 수신 전단부의 기초 연구

  • Chin, Youn-Kang (Dept. of Electronic Engineering Dankkook University) ;
  • Yoon, Hyun-Bo (Dept. of Electronic Engineering Dongguk University) ;
  • Kang, Hee-Chang (Dept. of Electronic Engineering Seoul Industrial University) ;
  • Park, Yhl (Dept. of Communication Engineering Dongyang Jr. Technical College) ;
  • Cho, Gwang-Rae (Institute of Space science and Astronomy, Dept. of Electronic Engineering Dongguk University)
  • 진연강 (단국대학교 공과대학 전자공학과) ;
  • 윤현보 (동국대학교 공과대학 전자공학과) ;
  • 강희창 (서울산업대학 전자공학과) ;
  • 박일 (동양공업전문대학 통신과) ;
  • 조광래 (천문우주과학연구소, 동국대학교 공과대학 전자공학과)
  • Published : 1988.08.01

Abstract

A 12GHz low-noise amplifier, a single gate GaAs MESFET mixer, and a low-pass filter have been fabricated for DBS receiver applications by using MIC technology. Each subsystem contains DC block with symmetric line and ship capacitor, respectively. The frequency converter with chip capacitor exhibits a 20-23 dB conversin gain with a RF bandwidth of 11.581-11.981 GHz and an IF bandwidth of 581-981MHz. Rf bandwidth of 12.1GHz and an IF banewidth of 1GHz.

X-band 위성통신 전단부의 MMIC's 기초자료 수집을 위하여 주파수 변환기를 12GHz GaAs MESFET저잡음 증폭기와 단일 게이트 GaAs MESET믹서에 칩 캐패시터와 DC 블록을 포함시켜 MIC로 각기 설계하였다. 믹서의 입력회로와 저역통과 여파기는 각기 대칭구조 결합기와 Semi-Lumped 구조로 설계하였다. 실험결과 칩 캐패시터의 경우 RF입력이 11.581-11.981 GHz일때 중간 주파수 581-981MHz에서 변환이득이 20-23dB였으며 DC블럭의 경우 RF입력이 12.1GHz일때 중간 주파수 1GHz에서 변환이득이 25dB였다.

Keywords