A Study on the Offset cancellation circuit using by using dual capacitor

Dual 커패시터를 이용한 Opamp 옵셋 저감 회로에 관한 연구

  • 김한슬 (청주대학교 대학원 전자공학과) ;
  • 강병준 (청주대학교 반도체설계공학과) ;
  • 이민우 (청주대학교 반도체설계공학과) ;
  • 손상희 (청주대학교 반도체설계공학과) ;
  • 정원섭 (청주대학교 반도체설계공학과)
  • Published : 2012.10.26

Abstract

In this paper, circuit of reducing the offset voltage in Op-amp, effectively, is newly proposed by using dual capacitor. Capacitors and MOS switches are added in proposed circuit to make up for the weak points of previous circuits ofr reducing the offset voltage in auto-zeroing method. Also, it is designed to reduce the offset voltage in high frequency range by using chopping method, effectively. Circuit simulation and layout are executed by TSMC 1.8V, 0.18um process. From the simulation results, it is verified that magnitude of offset voltage is under 5mV and proposed circuit is good for compensation of offset voltage better than previous auto-zeroing method.

본 논문에서는 듀얼 커패시터를 이용하여 Opamp에서 발생하는 옵셋 전압을 효과적으로 저감 시키는 회로를 소개한다. 제안하는 회로는 기존 Auto-zeroing 방식의 옵셋 전압 저감회로에서 가지는 단점을 보완하기 위해 커패시터와 mos스위치를 추가하였고, Chopping 방식을 응용하여 고주파수에서 효과적으로 옵셋 전압이 저감되도록 설계하였다. 실험은 TSMC 1.8V, $0.18{\mu}m$ 공정을 이용하여 시뮬레이션 및 레이아웃 설계를 하였고, 실험 조건하에 1Ghz의 주파수에서 5mV 이하의 옵셋 전압이 발생되었다. 이를 통해 기존의 Auto-zeroing 옵셋 저감 방식과 비교하여 옵셋 전압이 효과적으로 저감된 것을 확인하였다.

Keywords