저전압 3V CMOS 프로그래머블 이득 증폭기 설계

Design of A Low-voltage 3V CMOS Programmable Gain Amplifier

  • 송제호 (전북대학교 IT응용시스템공학과) ;
  • 방준호 (전북대학교 IT응용시스템공학과) ;
  • 유재영 (전북대학교 IT응용시스템공학과)
  • Song, Je-Ho (Dept. of IT Applied System Engineering, Chonbuk National University) ;
  • Bang, Jun-Ho (Dept. of IT Applied System Engineering, Chonbuk National University) ;
  • Yu, Jae-Young (Dept. of IT Applied System Engineering, Chonbuk National University)
  • 발행 : 2011.05.27

초록

본 논문에서는 ADSL용 아날로그 Front-end의 수신단과 송신단에 활용하기 위한 저전압 특성의 3V CMOS 프로그램머블 증폭기(PGA)를 설계하였다. 설계된 수신단의 PGA는 1.1MHz로 연속시간 저역통과 필터와 연결하여 0dB에서 30dB까지 이득을 조정해주며, 송신단의 PGA는 138kHz의 저역필터와 연결하여 -15dB에서 0dB까지의 이득을 조정할 수 있다. 모든 PGA의 이득은 디지털 로직과 메인 컨트롤러에 의해서 프로그램될 수 있도록 설계하였다. 설계된 PGA는 $0.35{\mu}m$ CMOS 파라미터를 이용하여 Hspice 시뮬레이션으로 그 특성을 확인하였다.

키워드