Large grain을 가지는 LTPS TFT의 Gate bias stress에 따른 소자의 특성 변화 분석

  • 유경열 (성균관대학교 전자전기컴퓨터공학과) ;
  • 이원백 (성균관대학교 전자전기컴퓨터공학과) ;
  • 정우원 (성균관대학교 태양광발전시스템협동과정) ;
  • 박승만 (성균관대학교 전자전기컴퓨터공학과) ;
  • 이준신 (성균관대학교 전자전기컴퓨터공학과)
  • Published : 2010.02.17

Abstract

TFT 제조 방법 중 LTPS (Low Temperature Polycrystalline Silicon)는 저온과 저비용 등의 이점으로 인하여 flat panel display 제작에 널리 사용된다. 이동도와 전류 점멸비 등에서 이점을 가지는 ELA(Excimer Laser Annealing)가 널리 사용되고 있지만, 이 방법은 uniformity 등의 문제점을 가지고 있다. 이를 극복하기 위한 방법으로 MICC(Metal Induced Capping Crystallization)이 사용되고 있다. 이 방법은 $SiN_x$, $SiO_2$, SiON등의 capping layer를 diffusion barrier로 위치시키고, Ni 등의 금속을 capping layer에 도핑 한 뒤, 다시 한번 열처리를 통하여 a-Si에 Ni을 확산시키킨다. a-Si 층에 도달한 Ni들이 seed로 작용하여 Grain size가 매우 큰 film을 제작할 수 있다. 채널의 grain size가 클 경우 grain boundary에 의한 캐리어 scattering을 줄일 수 있기 때문에 MIC 방법을 사용하였음에도 ELA에 버금가는 소자의 성능과 안정성을 얻을 수있었다. 본 연구에서는 large grain TFT의 Gate bias stress에 따른 소자의 안정성 측정 및 분석에 목표를 두었다.

Keywords