전류 부정합을 줄인 PLL Charge Pump

PLL Charge Pump for Reducing Currunt Mismatch

  • 유현철 (군산대학교 전자정보공학부) ;
  • 한지형 (군산대학교 전자정보공학부) ;
  • 정학기 (군산대학교 전자정보공학부) ;
  • 정동수 (군산대학교 전자정보공학부) ;
  • 이종인 (군산대학교 전자정보공학부) ;
  • 권오신 (군산대학교 전자정보공학부)
  • Yu, Hyunchul (School of Electronic and Information Eng., Kunsan National University) ;
  • Han, Jihyung (School of Electronic and Information Eng., Kunsan National University) ;
  • Jung, Hakkee (School of Electronic and Information Eng., Kunsan National University) ;
  • Jeong, Dongsoo (School of Electronic and Information Eng., Kunsan National University) ;
  • Lee, Jongin (School of Electronic and Information Eng., Kunsan National University) ;
  • Kwon, Ohshin (School of Electronic and Information Eng., Kunsan National University)
  • 발행 : 2009.05.29

초록

PLL은 위상주파수검출기(PFD), 차지펌프(Charge Pump), 루프필터(Loop Filter), 전압제어발진기(VCO), Divider로 구성하고 있는데 본 논문에서는 설계된 차지펌프 PLL을 시뮬레이션을 해보고 그 결과를 정리하고 레이아웃(layout)까지 하였다. 차지펌프 설계에 있어서 전류 부정합, 전하 공유, 전하주입, 누설 전류등을 고려할 필요가 있다. 설계된 차지펌프는 전류 부정합을 감소시키기 위해 전류뺄셈회로를 이용하여 전류 부정합을 감소시켰으며, spurs를 억제할 수 있도록 설계되였다. 설계된 회로는 $0.18{\mu}m$ CMOS 공정 기술을 사용하여 CADENCE사의 specter로 시뮬레이션 하였으며, virtuso2로 레이아웃 하였다.

키워드