A Study on the Internal Modeling of Track Circuit(UM71-C) on HSL

고속선 궤도회로(UM71-C)의 내부모델링에 관한 연구

  • 박기범 (한국철도공사) ;
  • 박재영 (서울시립대학교 전자전기컴퓨터 공학부) ;
  • 장문성 (서울시립대학교 전자전기컴퓨터 공학부) ;
  • 임명섭 (서울시립대학교 전자전기컴퓨터 공학부) ;
  • 김성환 (서울시립대학교 전자전기컴퓨터 공학부)
  • Published : 2006.07.12

Abstract

본 논문은 고속선에 사용 중인 UM71-C 궤도회로에 대한 전기적인 특성에 관한 시뮬레이션 실행결과를 나타낸다. 고속선 운행선상의 샘플개소를 선정하여 환경에 따른 선로정수를 구하고 전송라인의 특성임피던스와 전파정수를 반영시켜 레일전압과 전류에 대한 시뮬레이션을 수행하였으며, 차상검측시스템에서 측정되어진 검측데이터 파형과 비교하였다. 이러한 모델링 작업은 궤도회로 구성요소의 기능저하를 사전 예측하여 열차의 안전운행을 확보하기 위한 기초자료로 사용되어 질 수 있으며, 또한 차상검측시스템에서 얻어진 검측데이터와의 비교를 통해 유지보수에 활용 가능한 활용지침 및 분석기준을 작성하기 위해 필요하다.

Keywords