Notch Filter Design Method for the active power filter

전력용 능동필터용 Notch Filter 설계기법

  • Min, Joon-Ki (School of Electrical and Computer Engineering Chungbuk Univ.) ;
  • Kim, Hyung-Chul (School of Electrical and Computer Engineering Chungbuk Univ.) ;
  • Choi, Jae-Ho (School of Electrical and Computer Engineering Chungbuk Univ.)
  • 민준기 (충북대학교 전기전자 컴퓨터 공학부) ;
  • 김형철 (충북대학교 전기전자 컴퓨터 공학부) ;
  • 최재호 (충북대학교 전기전자 컴퓨터 공학부)
  • Published : 2006.07.12

Abstract

전력용 능동 필터를 제어하기 위해서는 보상 고조파 전류에 대한 지령치가 필요하다. 3상 전력용 능동 필터의 경우 순시전력이론을 이용하여 보상 전류 지령치를 계산할 수 있다. 하지만 단상 전력용 능동 필터의 경우에는 디지털 필터를 사용하는 것이 일반적이다. 디지털 필터의 차수가 높은 경우에는 필터의 성능이 향상되지만 높은 차수에 따르는 연산시간의 증가와 민감도 증가로 인하여 설계 조건에 부합하는 저차 디지털 필터의 설계가 필요하다. 본 논문은 제안된 notch filter 설계 기법으로 디지털 필터를 설계하고 제어루프에 필터 사용시 발생 할 수 있는 안정도 저하를 평가하고, 시뮬레이션을 통하여 그 성능을 검증하였다.

Keywords