융합신호처리학회 학술대회논문집 (Proceedings of the Korea Institute of Convergence Signal Processing)
- 한국신호처리시스템학회 2005년도 추계학술대회 논문집
- /
- Pages.339-342
- /
- 2005
Xilinx 버스 매크로를 이용한 동적 부분 재구성 가능한 디자인 설계
Implementation of a Dynamic Partial Reconfigurable Design using Xilinx Bus Macro
- You, Myoung-Keun (Dept. of Computer Engineering, Chungbuk National University) ;
- Lee, Jae-Jin (Dept. of Computer Engineering, Chungbuk National University) ;
- Song, Gi-Yong (Dept. of Computer Engineering, Chungbuk National University)
- 발행 : 2005.11.19
초록
동적 부분 재구성은 FPGA 칩에 구현된 디자인에서 변경이 필요한 부분만 재구성하여 줌으로써 실시간적 재구성을 가능하게하는 방법이다. 동적 부분 재구성에 대한 많은 연구를 통하여 게이트 수준의 부분 재구성이 가능하지만, 설계 복잡도가 큰 시스템을 설계시에 게이트 수준의 부분 재구성 방법은 부적적하다. 본 논문에서는 Xilinx에서 제고하는 버스 매크로를 사용하여 모듈 기반의 부분 재구성 기법에 대하여 기술하며, 곱셈기, 레지스터, 그리고 ripple carry adder로 구성된 회로에서 ripple carry adder를 carry lookahead adder로 재구성한다.
키워드