대한전기학회:학술대회논문집 (Proceedings of the KIEE Conference)
- 대한전기학회 2004년도 하계학술대회 논문집 D
- /
- Pages.2625-2627
- /
- 2004
임베디드 시스템을 이용한 틸팅 제어 시스템(T.T.P)에 관한 연구
Debugging of TTP(Train Tilting Processor) In Use The Embedded System
- Song, Yong-Soo (Conventional Rail Engineering Corps) ;
- Shin, Seung-Kwon (Conventional Rail Engineering Corps) ;
- Lee, Su-Gil (Conventional Rail Engineering Corps) ;
- Han, Seong-Ho (Conventional Rail Engineering Corps)
- 발행 : 2004.07.14
초록
ARM CORE용 칩으로 틸팅 제어 부분에 이용될 수 있는 main processor 부분을 설계하고, JTAG 기술을 이용하여 그 안정성과 틸팅 기술에 이용될 수 있는 process를 사전 단계에서bebugging 해보고, 이에 따른 신호 및 성능을 JTAG(Boundary Scan)을 이용하여 시스템의 신호와 파형을 시험 평가한다. 또한 예비 단계로의 JTAG 검증 가능성 여부를 알아보고자 한다. 철도 종합 제어 시스템의 신호 및 정확성을 측정해 보기 위한 선행 연구라 할 수 있다.
Recently many technology of the T.T.P.(Train Tilting Processor) has been introduced for an efficient real-time operating system. but the problems of testing increasing complex digital integrated system continue to challenge the design and test community. Design main processor part that can be used on railroad synthesis control part by ARM CORE chip.
키워드