한국정보통신설비학회:학술대회논문집
- 2003.08a
- /
- Pages.240-243
- /
- 2003
High Performance System Architecture for IP-DiffServ/IP-MPLS Using Network Processor
네트워크 프로세서를 사용한 고성능 IP-DiffServ/IP-MPLS 시스템 구조
- Park Joon-Seok (Infra Network Research Lab., Telecommunication Equipment & Handset Company, LG Electronics) ;
- Yi Gwang-Yong (Infra Network Research Lab., Telecommunication Equipment & Handset Company, LG Electronics)
- Published : 2003.08.01
Abstract
본 논문에서는 Agere Systems사의 네트워크 프로세서를 사용한 고성능 IP-DiffServ/IP-MPLS 시스템의 구조를 제안하고 성능을 분석한다. 제안한 시스템은 기가비트 이더넷 뿐만 아니라 ATM과 POS 등 다양한 인터페이스를 제공하며 코어 및 에지 라우터로서 MPLS LER 또는 LSR로의 역할을 수행한다. 성능분석은 OPNET을 사용하여 시스템을 모델링한 후 입력 트래픽에 대해서 DiffServ 클래스별 지연시간과 지연의 주된 원인을 분석한다. 그리고 이를 바탕으로 시스템의 성능을 극대화할수 있는 네트워크 프로세서의 최적 파라메터를 도출한다. 성능분석 결과, 시스템이 각 서비스 클래스에 대해서 원활한 서비스를 제공하기 위해서는 프리미엄 서비스에는 최고의 우선순위를 부여하여 큐에 데이터 블럭들이 찰 때 마다. 즉시 서비스해 주어야 한다는 것을 알 수 있었다. 그리고 트래픽이 특정 출구 라인카드로 몰리는 핫스팟이 발생할 경우 트래픽의 지연이 증가하게되는데 이 지연의 주요 원인은 출구 라인카드에서의 큐잉에 의한 것임을 알 수 있었다.
Keywords