An Open-Loop Low Power 8-bit 500Msamples/s 2-Step ADC

개방루프를 이용한 저전력 2단 8-비트 500Msamples/s ADC

  • 박선재 (고려대학교 전자공학과 ULSI 연구실) ;
  • 구자현 (고려대학교 전자공학과 ULSI 연구실) ;
  • 김효창 (고려대학교 전자공학과 ULSI 연구실) ;
  • 윤재윤 (고려대학교 전자공학과 ULSI 연구실) ;
  • 임신일 (서경대학교 컴퓨터공학과 집적회로 연구실) ;
  • 강성모 ;
  • 김석기 (고려대학교 전자공학과 ULSI 연구실)
  • Published : 2003.07.01

Abstract

본 논문에서는 고속. 저전력에 적합한 개방 구조를 갖는 8-비트 500Msmaples/s 2-Step ADC 를 제안하였다. 500Msmaples/s 의 고속 동작을 위해서 기존의 M-DAC을 이용한 폐쇄 구조 대신 개방형 구조를 사용하였다. 이와 더불어 저전력을 구현하기 위해서 analog-latch 를 제안하여 동적 동작을 수행시킴으로써 전력 소모를 줄였으며 , mux 의 구현 시 reset switch를 이용하여 로딩 시간을 개선함으로써 high-speed 에 적합하도록 설계하였다. 제안된 ADC 는 1-poly 6-metal 0.18um CMOS 공정을 이용하였으며 1.8V 전원 전압을 이용하여 250mW 의 전력을 소모하며 500M 샘플링 주파수에서 120MHz 신호 입력 시 7.6 비트의 ENOB를 얻을 수 있었다.

Keywords