Design of a Receiver MMIC for the CDMA terminal

CDMA 단말기용 수신단 MMIC 설계

  • 권태운 (울산대학교 전기전자 및 자동화공학과) ;
  • 최재하 (울산대학교 전기전자 및 자동화공학과)
  • Published : 2000.11.01

Abstract

본 연구에서는 CDMA단말기용 Receiver MMIC를 설계하였다. 전체회로는 저잡음 증폭기, 하향 주파수 혼합기 그리고 중간주파수 증폭기로 구성된다. 또한 문턱전압과 전원전압의 변화에 대해 회로의 안정성을 높이는 바이어스 보상회로를 추가하였다. 설계시 높은 선형성과 저잡음 특성을 가지도록 토폴리기를 구성하였고 설계 결과 전체 이득은 28.5dB, 저잡음 증폭기의 입력IP3는 8dBm, 하향주파수 혼합기의 입력 IP3는 0dBm이며 전체회로의 소모전류는 22.1mA이다. 레이아웃된 전체회로의 크기는 1.4$\times$1.4 [$\textrm{mm}^2$] 이다.

Keywords